ÜBER C3

ÜBER C3 ist eine Familie von x86 in einer Prozession gehenden Haupteinheiten für Personalcomputer, die durch die Kentaur-Technologie entworfen sind und durch ÜBER Technologien verkauft sind. Die verschiedenen Zentraleinheitskerne werden im Anschluss an die Designmethodik der Kentaur-Technologie gebaut.

Kerne

Samuel 2 und Kerne von Ezra

ÜBER Cyrix III wurde ÜBER C3 mit dem Schalter dem fortgeschrittenen "Samuel 2" (C5B) Kern umbenannt. Die Hinzufügung auf - stirbt L2 geheimes Lager hat Leistung etwas verbessert. Da es auf die Technologie von Cyrix überhaupt nicht gebaut wurde, war der neue Name gerade ein logischer Schritt. Um Macht-Verbrauch zu verbessern und Produktionskosten zu reduzieren, wurde Samuel 2 mit 150 Nm-Prozess-Technologie erzeugt.

ÜBER den C3 Verarbeiter hat weitergegangen eine Betonung auf der Minderung des Macht-Verbrauchs mit dem folgenden sterben lassen zu einem Misch-130/150 nm Prozess zusammenschrumpfen. "Ezra" (C5C) und "Ezra-T" (C5N) war nur neue Revisionen von "Samuel 2" Kern mit einigen geringen Modifizierungen zum Busprotokoll von "Ezra-T", um Vereinbarkeit mit dem Pentium von Intel III "Tualatin" Kerne zu vergleichen. ÜBER den genossenen der niedrigste Macht-Gebrauch auf dem x86 Zentraleinheitsmarkt seit mehreren Jahren. Leistung ist jedoch wegen des Mangels an Verbesserungen zum Design zurückgeblieben.

Einzigartig hat sich die C3 Einzelzentraleinheit innerhalb eines Metallpakets eingeschifft.

Kerne von Nehemiah

Die "Nehemiah" (C5XL) war eine Hauptkernrevision. Zurzeit haben die Marktanstrengungen von VIA die Änderungen nicht völlig widerspiegelt, die stattgefunden hatten. Die Gesellschaft hat zahlreiche Designmängel der älteren Kerne, einschließlich der unvollständigen MMX Vereinbarkeit und der Halbgeschwindigkeit FPU gerichtet. Die Zahl von Rohrleitungsstufen wurde von 12 bis 16 gesteigert, um fortlaufende Zunahmen in der Uhr-Geschwindigkeit zu berücksichtigen. Zusätzlich hat es die cmov Instruktion durchgeführt, es einen 686-Klassen-Verarbeiter machend. Der Linux Kern kennzeichnet diesen Kern als der C3-2. Es zieht auch 3DNow um! Instruktionen zu Gunsten vom Einführen von SSE. Jedoch hat es noch auf die Alterssteckdose 370 basiert, den einzelnen Datenrate-Vorderseitenbus an gerade 133 MHz führend.

Weil der eingebettete Systemmarktplatz niedrige Macht bevorzugt, haben preisgünstige Zentraleinheitsdesigns, DARÜBER begonnen, dieses Segment aggressiver ins Visier zu nehmen, weil die C3 jene Charakterzüge eher gut passen. Kentaur-Technologie hat sich auf das Hinzufügen von für den eingebetteten Marktplatz attraktiven Eigenschaften konzentriert. Ein Beispiel, das in die erste "Nehemiah" (C5XL) Kern eingebaut ist, war die Zwillingshardware-Zufallszahlengeneratoren. (Diese Generatoren werden "Quant-basiert" in der Marktliteratur von VIA falsch genannt. Die ausführliche Analyse des Generators macht verständlich, dass die Quelle der Zufälligkeit, nicht Quant thermisch ist.)

Die "C5P" Revision von "Nehemiah", die damit noch einige Förderungen einschließlich eines AES Hochleistungsverschlüsselungsmotors zusammen mit einem namentlich kleinen Ball-Bratrost-Reihe-Span gebracht ist, paketiert die Größe einer US-1-Cent-Münze.

Als diese Architektur auf den Markt gebracht wurde, ist sie häufig "ÜBER C5" genannt geworden.

Technische Information

Vergleichend sterben Größe

Fahrplan-Änderungen

C7 Verarbeiter

Der C7 Verarbeiter bietet RoHS, Kohlenstoff an, den neutrale und evolutionäre Architektur von der Nehemiah ändert.

Designmethodik

Während langsamer als x86 Zentraleinheiten, die durch AMD und Intel sowohl in absoluten Ausdrücken als auch auf einer Uhr für die Uhr-Basis verkaufen werden, die Chips von VIA viel kleiner, preiswerter sind, um Macht zu verfertigen, und zu senken. Das macht sie hoch attraktiv im eingebetteten Marktplatz, und zunehmend im beweglichen Sektor ebenso.

Das hat auch ermöglicht ÜBER fortzusetzen zu klettern die Frequenzen ihrer Chips mit jedem Fertigungsverfahren sterben weichen zurück, während Wettbewerbsprodukte von Intel (wie der P4 Prescott) auf strenge Thermalverwaltungsprobleme gestoßen sind, obwohl die neue Generation von Intel Core von Chips wesentlich kühler ist.

In diesem Ausmaß ist die Leistungslücke, die gepflegt hat, zu bestehen zwischen ÜBER und sich x86 Chips bewerbend, noch breit, aber anfangend schmäler zu werden. Etwas vom Design handelt offs, die durch ÜBER die Designmannschaft gemacht sind, sind der Studie würdig, als sie gegen den akzeptierten Verstand laufen.

C3

  • Weil Speicherleistung der Begrenzungsfaktor in vielen Abrisspunkten, ÜBER große primäre geheime Lager des Werkzeuges von Verarbeitern, großen TLBs und das aggressive Vorholen unter anderen Erhöhungen ist. Während diese Eigenschaften zu DARÜBER nicht einzigartig sind, ist Speicherzugriffsoptimierung ein Gebiet, wo sie nicht gefallen sind, sterben Eigenschaften, um zu sparen, Raum.
  • Uhr-Frequenz wird allgemein über zunehmende Instruktionen pro Zyklus bevorzugt. Komplizierte Eigenschaften solcher weil in Unordnung wird Instruktionsausführung absichtlich nicht durchgeführt, weil sie die Fähigkeit zusammenpressen, die Uhr-Rate zu vergrößern, zu verlangen, dass viele zusätzliche Raum und Macht sterben, und wenig Einfluss auf Leistung in mehreren allgemeinen Anwendungsdrehbüchern haben.
  • Die Rohrleitung wird eingeordnet, um Ein-Uhr-Ausführung des schwer verwendeten Register-Gedächtnisses und Speicherregister-Formen von x86 Instruktionen zur Verfügung zu stellen. Mehrere oft verwendete Instruktionen verlangen weniger Rohrleitungsuhren als auf anderen x86 Verarbeitern.
  • Selten verwendete x86 Instruktionen werden im Mikrocode durchgeführt und wettgeeifert. Das spart sterben Raum, und reduziert Macht-Verbrauch. Der Einfluss auf die Mehrheit von echten Weltanwendungsdrehbüchern wird minimiert.
  • Diese Designrichtlinien sind von den ursprünglichen RISC-Verfechtern abgeleitet, die festgestellt haben, dass ein kleinerer Satz von Instruktionen, besser optimiert, schnellere gesamte Zentraleinheitsleistung liefern würde. Da es schweren Gebrauch des Gedächtnisses operands, sowohl als die Quelle als auch als der Bestimmungsort macht, kann sich das C3 Design selbst nicht als RISC jedoch qualifizieren.

Geschäft

Verträge

Die eingebetteten Plattform-Produkte von VIA haben wie verlautet (2005) gewesen angenommen in der Autoreihe von Nissan, Lafesta, Murano und Anzeichen. Diese und andere Großserie, für die Industrieanwendungen anfangen, große Gewinne ÜBER als der kleine Form-Faktor und die niedrigen Macht-Vorteile nahe zu erzeugen, hat Geschäfte eingebettet.

Gesetzliche Probleme

Auf der Grundlage vom IDT Kentaur-Erwerb, DARÜBER scheint, in Besitz von mindestens drei Patenten eingetreten zu sein, die Schlüsselaspekte der von Intel verwendeten Verarbeiter-Technologie bedecken. Auf der Grundlage vom Vermitteln-Einfluss haben sich diese Patente, 2003 ÜBER den erreichten eine Abmachung mit Intel geboten, der eine zehnjährige offene böse Lizenz berücksichtigt hat, ermöglichend ÜBER fortzusetzen, x86 vereinbare Zentraleinheiten zu entwerfen und zu verfertigen. DARÜBER wurde auch eine dreijährige Periode der Gnade gewährt, in der sie fortsetzen konnte, Steckdose-Infrastruktur von Intel zu verwenden.

Siehe auch

  • Liste ÜBER C3 Mikroprozessoren
  • Liste ÜBER Eden-Mikroprozessoren
  • Liste ÜBER Mikroprozessoren

Außenverbindungen


.50 BMG / Ebert
Impressum & Datenschutz