IBM RS64

IBM RS64 ist eine Familie von Mikroprozessoren, die gegen Ende der 1990er Jahre im RS/6000 von IBM und ALS/400 Server verwendet wurden.

Diese Mikroprozessoren führen den "Amazonas", oder "POWERPC-ALS", Befehlssatz-Architektur (ISA) durch. Der Amazonas ist eine Teilmenge des Befehlssatzes von PowerPC, mit der Hinzufügung von Besonderheiten nicht in der Spezifizierung von PowerPC, hauptsächlich abgeleitet aus POWER2 und dem Original ALS/400 der Verarbeiter, und ist 64 Bit vom Anfang gewesen. Die Verarbeiter in dieser Familie werden für kommerzielle Arbeitspensen (Leistung der ganzen Zahl, große geheime Lager, Zweige) optimiert und zeigen die starke Schwimmpunkt-Leistung der Verarbeiter in der Familie von IBM POWER, seinen Geschwister nicht.

Die RS64 Familie wurde bald nach der Einführung des POWER4 stufenweise eingestellt, der entwickelt wurde, um den RS64 und die MACHT-Familien zu vereinigen.

Cobra und Muskie

1995 hat IBM die Kobra, oder den A10 Verarbeiter, die erste Durchführung von PowerPC ALS, weil ALS/400 Systeme befreit. Es war ein Einchipverarbeiter, der an 50-77 MHz läuft. Es wurde mit einer halbkundenspezifischen Methodik demzufolge Einschränkungen der Zeit zum Markt entworfen. Das Sterben enthält 4.7 Millionen Transistoren und misst 14.6 Mm durch 14.6 Mm (213 Mm). Es wurde von IBM in ihrem CMOS 5L Prozess, 0.5 µm, CMOS Vier-Schicht-Metalleprozess fabriziert. Es hat 3.0 V Macht-Versorgung verwendet und hat 17.7 W Maximum, 13.4 W Minimum an 77 MHz zerstreut. Es wurde in einer keramischen Ball-Bratrost-625-Kontakte-Reihe (CBGA) paketiert, die 32 Mm durch 32 Mm gemessen hat.

1996 hat IBM das hohe Ende, 4-wegigen SMP, die Mehrspan-Version genannt Muskie, A25 oder A30 in ALS/400 Systeme veröffentlicht. Es ist an 125-154 MHz gelaufen. Es wurde auf einem Herstellungsprozess von BiCMOS verfertigt.

Diese Verarbeiter wurden nur in ALS Maschinen verwendet.

RS64

Der RS64 oder Apache wurden 1997 vorgestellt. Es wurde von "der Kobra" und "Muskie" entwickelt, aber hat mehr ganzen PowerPC ISA eingeschlossen und wurde deshalb veranlasst, in RS/6000 Maschinen sowie in ALS/400 Systeme verwendet zu werden. Es hat 128-Kilobyte-Summe auf gezeigt - sterben L1 geheimes Lager, volle 4-Mb-Geschwindigkeit L2 außer Span auf einem 128-Bit-Bus und eine Uhr von 125 MHz. Es hat zu einem 12 Verarbeiter SMP Konfiguration in den Maschinen von IBM erklettert.

RS64 wurde A35 in ALS/400 genannt und war eine Zeit gekennzeichnet als PowerPC 625http://www.cbronline.com/article_cg.asp?guid=F5C9A2A8-3F4E-4CE1-ADC1-499264C9066C, zwischen verstorbenem PowerPC 620 und PowerPC 630 (hat später POWER3 umbenannt).

Es wurde mit einem Herstellungsprozess von BiCMOS verfertigt.

RS64-II

Der RS64-II oder Northstar wurden an 262 MHz 1998 mit 8 Mb der vollen Geschwindigkeit L2 auf 256 Bit 6XX Bus (auch verwendet in PowerPC 620 und POWER3) eingeführt. Verarbeiter-Ausschüsse, die 4 RS64-II'S enthalten, konnten in für ähnliche 4-wegige RS64 Ausschüsse entworfene Maschinen getauscht werden, eine "Gabel-Liftsteigung" vermeidend. Der RS64-II hat 12.5 Millionen Transistoren enthalten, war 162 Mm ² groß und hat maximale 27-Watt-Macht gezogen. Die Herstellung geändert zu 0.35 μm CMOS Herstellung.

RS64-II war der erste Massenmarkt-Verarbeiter, um Nebenläufigkeit durchzuführen. Im Wesentlichen versorgt jeder Span Zustandinformation für 2 Fäden zu jeder vorgegebenen Zeit und scheint, zwei Verarbeiter zum OS zu sein. Ein logischer Verarbeiter führt, was den Vordergrundfaden genannt wird. Wenn dieser Faden auf ein hohes Latenz-Ereignis stößt (L2 geheimes Lager Fräulein, usw.), wird der Hintergrundfaden zu auf dem zweiten logischen Verarbeiter aus dem Gesichtspunkt des OS geschaltet. Im Falle eines "weniger langen" Latenz-Ereignisses (L1 Fräulein, usw.), wird Faden-Schaltung nur vorkommen, wenn der Hintergrundfaden bereit ist durchzuführen. Wenn der Hintergrundfaden auch auf ein Fräulein wartet, wird Faden-Schaltung nicht vorkommen. IBM nennt dieses Schema "raue grained Nebenläufigkeit". Es ist nicht genau dasselbe Ding wie gleichzeitige Nebenläufigkeit, wie gefunden, auf späterem Pentium 4 Verarbeiter. Eine Zeitung von IBM bemerkt, dass das raue grained Schema ein besserer passender für um Architektur wie RS64 ist.

RS64-II wurde A50 in ALS/400 Systeme genannt.

RS64-III

Der RS64-III oder Pulsar wurden 1999 an 450 MHz eingeführt. Schlüsseländerungen haben größere 128 KiB L1 Instruktion und geheime Datenlager, verbesserte Zweigvorhersagegenauigkeit eingeschlossen und haben Zweig misprediction Strafen der Null oder eines Zyklus reduziert. Der RS64-III hat eine fünf Bühne-Rohrleitung und einen 256 Bit breiten L2 Bus des geheimen Lagers, der den Verarbeiter mit 14.4 GB/s der Bandbreite von 8 MiB L2 geheimes Lager versorgt hat, das mit 225 MHz DDR SRAMs durchgeführt ist.

Der RS64-III hat 34 Millionen Transistoren, eine sterben Größe von 140 Mm ², und wird auf den 0.22 μm CMOS 7S Prozess mit sechs Niveaus der Kupferverbindung verfertigt.

2000 hat IBM eine raffinierte Version genannt IStar gestartet, der mit einem SOI Herstellungsprozess mit Kupferverbindungen verfertigt ist, die die Uhr-Frequenz des Verarbeiters zu 600 MHz vergrößert haben. Das war der erste in diesem Prozess durchgeführte Verarbeiter. Architektonisch jedoch war der IStar zum Pulsar identisch.

RS64-IV

Der RS64-IV oder Sstar wurden 2000 an 600 MHz eingeführt, die später zu 750 MHz vergrößert sind. Bis zu 16 Mb DDR L2 wurden auf dieselbe Weise wie der RS64-III (19.2 GB/s Bandbreite) unterstützt. Der RS64-IV hatte 44 Millionen Transistoren und war 128 Mm ² groß verfertigt auf einem 0.18 μm-Prozess. Verschieden von der MACHT ist Energieverbrauch niedrig an weniger als 15 Watt pro Kern geblieben.

Einige Zeit, während die Starkstromleitung mit der Hälfte der Uhr-Geschwindigkeit seiner Mitbewerber stagniert hat, war die RS64 Familie an der Oberseite von IBM großer SMP UNIX Server-Linie. Die ganze Zahl / die kommerzielle Arbeitspensum-Leistung des RS-64 IV war den Sonne-Mikrosystemverarbeitern ähnlich, mit denen es sich beworben hat, obwohl seine Schwimmpunkt-Macht mit dem zeitgenössischen POWER3-II nicht vergleichbar war, der vernünftig konkurrenzfähig überall in seinem Lebenszyklus geblieben ist.

Weiterführende Literatur

  • Gwennap, Linley (am 31. Juli 1995). "IBM Creates PowerPC Processors für ALS/400". Mikroprozessor-Bericht.

Links


SOCCSKSARGEN / Weidenkorb
Impressum & Datenschutz