Xeon

Der Xeon ist eine Marke von multiprocessing- oder "Vielsteckdose fähig" x86 Mikroprozessoren von Intel Corporation, die am Nichtverbraucherserver, dem Arbeitsplatz und den eingebetteten Systemmärkten ins Visier genommen ist.

Übersicht

Die Xeon-Marke ist über mehrere Generationen von x86 und x86-64 Verarbeitern unterstützt worden. Ältere Modelle haben den Namen von Xeon zum Ende des Namens ihres entsprechenden Tischverarbeiters hinzugefügt, aber neuere Modelle haben den Namen Xeon selbstständig verwendet. Die Xeon Zentraleinheiten haben allgemein mehr geheimes Lager als ihre Tischkollegen zusätzlich zu in einer Prozession mehrgehenden Fähigkeiten.

P6-basierter Xeon

Pentium II Xeon

Der erste Xeon-gebrandmarkte Verarbeiter war der Pentium II Xeon (codegenannt "Enterich"). Es wurde 1998 veröffentlicht, den Pentium Pro in der Server-Aufstellung von Intel ersetzend. Der Pentium waren II Xeon ein "Deschutes" Pentium II (und hat denselben Produktcode geteilt: 80523) mit 512 Voll-Gang-Kilobytes, 1 Mb oder L2 geheimem 2-Mb-Lager. Das L2 geheime Lager wurde mit kundenspezifischem von Intel entwickeltem 512-Kilobyte-SRAMs durchgeführt. Die Zahl von SRAMs hat vom Betrag des geheimen Lagers abgehangen. Eine 512-Kilobyte-Konfiguration hat einen SRAM, eine 1-Mb-Konfiguration verlangt: zwei SRAMs und eine 2-Mb-Konfiguration: vier SRAMs an beiden Seiten des PCB. Jeder SRAM war 12.90 Mm durch 17.23 Mm (222.21 Mm ²) sterben fabriziert in einem CMOS 0.35 µm Vier-Schichten-Metallprozess und paketiert in einer Höhle unten leitungsverpfändete Landbratrost-Reihe (LGA). Das zusätzliche geheime Lager hat ein größeres Modul und so den Pentium verlangt II Xeon hat ein größeres Ablagefach, Ablagefach 2 verwendet. Es wurde durch 440GX Doppelverarbeiter-Arbeitsplatz chipset und 450NX Viererkabel - oder Octo-Verarbeiter chipset unterstützt.

Pentium III Xeon

1999 wurde der Pentium II Xeon vom Pentium III Xeon ersetzt. Als er die zusätzlichen Änderungen vom Pentium II "Deschutes" Kern zum Pentium III "Katmai" Kern widerspiegelt hat, war der erste Pentium III Xeon, genannt "Gerber", gerade wie sein Vorgänger abgesehen von der Hinzufügung von Streaming SIMD Extensions (SSE) und einigen Kontrolleur-Verbesserungen des geheimen Lagers. Die Produktcodes für den Gerber haben die von Katmai widergespiegelt; 80525.

Die zweite Version, genannt "Kaskaden", hat auf dem Pentium III "Coppermine" Kern basiert. Die "Kaskaden" Xeon hat einen 133 MT/s Bus und relativ kleine 256 Kilobytes auf verwendet - sterben L2 geheimes Lager, das fast auf dieselben Fähigkeiten wie das Ablagefach 1 Verarbeiter von Coppermine hinausläuft, die zur Doppelverarbeiter-Operation, aber nicht Viererkabelverarbeiter-Operation fähig waren.

Um diese Situation zu verbessern, hat Intel eine andere Version, offiziell auch genannt "Kaskaden" veröffentlicht, aber hat häufig als "Kaskaden 2 Mb" gekennzeichnet. Das ist in zwei Varianten gekommen: mit 1 Mb oder 2 Mb des L2 geheimen Lagers. Seine Busgeschwindigkeit wurde an 100 MT/s befestigt, obwohl in der Praxis das geheime Lager im Stande gewesen ist, das auszugleichen. Der Produktcode für Kaskaden hat den von Coppermine widergespiegelt; 80526.

Mit Sitz in Netburst Xeon

Xeon (DP) & der Xeon Abgeordnete (32 Bit)

Fördern

Mitte 2001 wurde die Marke von Xeon eingeführt ("Pentium" war vom Namen fallen gelassen). Die anfängliche Variante, die die neue Mikroarchitektur von NetBurst verwendet hat, "Fördert", war vom Tischpentium 4 ("Willamette") ein bisschen verschieden. Es war ein anständiger Span für Arbeitsplätze, aber für Server-Anwendungen wurde es fast immer um die älteren Kaskadekerne mit einem L2 geheimen 2-Mb-Lager und dem Athlon Abgeordneten von AMD überboten. Verbunden mit dem Bedürfnis, teuren Rambus Dynamischen RAM zu verwenden, waren die Verkäufe von Foster etwas wenig überzeugend.

Höchstens konnten zwei Verarbeiter von Foster in einer symmetrischen Mehrverarbeitung (SMP) System angepasst werden, das mit einer Hauptströmung chipset gebaut ist, so wurde eine zweite Version (Abgeordneter von Foster) mit einem L3 geheimen 1-Mb-Lager und der Kapazität von Jackson Hyper-Threading eingeführt. Diese verbesserte Leistung ein bisschen, aber nicht genug es aus dem dritten Platz zu heben. Es wurde auch viel höher bewertet als die Versionen des Doppelverarbeiters (DP). Der Foster hat den 80528 Produktcode mit Willamette geteilt.

Prestonia

2002 hat Intel eine 130 nm Version von Xeons gebrandmarkter Zentraleinheit, codenamed "Prestonia" veröffentlicht. Es hat die neue Hypereinfädelnde Technologie von Intel unterstützt und hatte ein L2 geheimes 512-Kilobyte-Lager. Das hat auf dem "Northwood" Pentium 4 Kern basiert. Ein neuer Server chipset, E7500 (der den Gebrauch des Doppelkanals DDR SDRAM erlaubt hat), wurde veröffentlicht, um diesen Verarbeiter in Servern zu unterstützen, und bald wurde die Busgeschwindigkeit zu 533 MT/s erhöht (begleitet durch neuen chipsets: der E7501 für Server und der E7505 für Arbeitsplätze). Der Prestonia hat viel besser geleistet als sein Vorgänger und merklich besser als der Athlon Abgeordnete. Die Unterstützung von neuen Eigenschaften in der E75xx Reihe hat ihm auch einen Schlüsselvorteil gegenüber dem Pentium gegeben III Xeon und Athlon MP haben Zentraleinheiten gebrandmarkt (beide haben mit ziemlich altem chipsets gesteckt), und es ist schnell der spitzenverkaufende Verarbeiter des Servers/Arbeitsplatzes geworden.

"Gallatin"

Nachfolgend auf den Prestonia war der "Gallatin", der ein L3 geheimes Lager von 1 Mb oder 2 Mb hatte. Seine Xeon Abgeordneter-Version auch durchgeführt viel besser als der Fördern Abgeordnete, und war in Servern populär. Die spätere Erfahrung mit dem 130 Nm-Prozess hat Intel erlaubt, den Xeon Abgeordneten gebrandmarkt Gallatin mit geheimem 4-Mb-Lager zu schaffen. Der Xeon hat Prestonia gebrandmarkt, und Gallatin wurden 80532, wie Northwood benannt.

Xeon (DP) & der Xeon Abgeordnete (64 Bit)

Nocona und Irwindale

Wegen eines Mangels am Erfolg mit Itanium von Intel und Itanium 2 Verarbeiter ist AMD im Stande gewesen, x86-64, eine 64-Bit-Erweiterung auf die x86 Architektur einzuführen. Intel ist Klage durch das Umfassen von Intel 64 gefolgt (früher EM64T; es ist fast zu AMD64 identisch) in

die 90 nm Version des Pentiums 4 ("Prescott") und eine Version von Xeon codenamed "Nocona" mit L2 geheimem 1-Mb-Lager wurde 2004 veröffentlicht. Veröffentlicht damit waren der E7525 (Arbeitsplatz), E7520 und E7320 (beider Server) chipsets, der Unterstützung für den PCI-Schnellzug, DDR-II und Serien-ATA hinzugefügt hat. Der Xeon war merklich langsamer als der Opteron von AMD, obwohl es in Situationen schneller sein konnte, wohin das Hypereinfädeln in Spiel eingetreten ist.

Ein ein bisschen aktualisierter Kern genannt "Irwindale" wurde Anfang 2005, mit L2 geheimem 2-Mb-Lager und der Fähigkeit veröffentlicht, seine Uhr-Geschwindigkeit während der niedrigen Verarbeiter-Nachfrage reduzieren zu lassen. Obwohl es ein bisschen mehr konkurrenzfähig war, als Nocona gewesen war, haben unabhängige Tests gezeigt, dass der Opteron von AMD noch Irwindale überboten hat. Beide von diesen Prescott-abgeleiteter Xeons haben den Produktcode 80546.

Cranford und Potomac

Xeon 64-Bit-Abgeordnete wurden im April 2005 vorgestellt. Der preiswertere "Cranford" war eine Abgeordneter-Version von Nocona, während der teurere "Potomac" ein Cranford mit 8 Mb des L3 geheimen Lagers war. Wie Nocona und Irwindale haben sie auch Produktcode 80546.

Doppelkernxeon

"Paxville DP"

Die erste Doppelkernzentraleinheit gebrandmarkt Xeon, codenamed Paxville DP, Produktcode 80551, wurde von Intel am 10. Oktober 2005 veröffentlicht. Paxville DP hatte Mikroarchitektur von NetBurst, und war eine Doppelkernentsprechung von Einleiterirwindale (verbunden mit dem Pentium D hat "Smithfield"" gebrandmarkt) mit 4 Mb des L2 Geheimen Lagers (2 Mb pro Kern). Der einzige Paxville DP veröffentlichtes Modell ist an 2.8 GHz gelaufen, hat einen 800 MT/s Vorderseitenbus gezeigt, und wurde mit einem 90 Nm-Prozess erzeugt.

Der Paxville "7000-Reihen-Abgeordnete"

Eine Abgeordneter-fähige Version von Paxville DP, codenamed Paxville Abgeordneter, Produktcode 80560, wurde am 1. November 2005 veröffentlicht. Es gibt zwei Versionen: ein mit 2 Mb des L2 Geheimen Lagers (1 Mb pro Kern), und ein mit 4 Mb von L2 (2 Mb pro Kern). Paxville Abgeordneter, genannt die Doppelkern-7000 Reihe von Xeon, wurde mit einem 90 Nm-Prozess erzeugt. Paxville Abgeordneter Uhr erstreckt sich zwischen 2.67 GHz und 3.0 GHz (Modell Nummern 7020-7041) mit einigen Modellen, die 667 MT/s FSB und andere haben, die 800 MT/s FSB haben.

7100 Reihe "Tulsa"

Veröffentlicht am 29. August 2006 sind die 7100 Reihen, codenamed Tulsa (Produktcode 80550), eine verbesserte Version des Paxville Abgeordneten, hat auf einen 65 Nm-Prozess, mit 2 Mb des L2 geheimen Lagers (1 Mb pro Kern) und bis zu 16 Mb des L3 geheimen Lagers gebaut. Es verwendet Steckdose 604 http://download.intel.com/design/Xeon/specupdt/31455401.pdf. Tulsa wurde in zwei Linien befreit: Die N-Linie verwendet 667 MT/s FSB, und die M Linie verwendet 800 MT/s FSB. Die N-Linie erstreckt sich von 2.5 GHz bis 3.5 GHz (Modell Nummern 7110N-7150N) und die M Linienreihen von 2.6 GHz bis 3.4 GHz (Modell Nummern 7110M-7140M). L3 geheimes Lager erstreckt sich von 4 Mb bis 16 Mb über die Modelle.

5000 Reihe "Dempsey"

Am 23. Mai 2006 hat Intel die Doppelkernzentraleinheit veröffentlicht (Xeon hat 5000 Reihen gebrandmarkt) codenamed Dempsey (Produktcode 80555). Veröffentlicht als die 5000 Reihe von Dual-Core Xeon ist Dempsey ein Mikroarchitektur-Verarbeiter von NetBurst hat das Verwenden eines 65 Nm-Prozesses erzeugt, und ist zum "Presler" Pentium von Intel Äußerste Ausgabe abgesehen von der Hinzufügung der SMP-Unterstützung eigentlich identisch, die Dempsey in Doppelverarbeiter-Systemen funktionieren lässt. Dempsey erstreckt sich zwischen 2.50 GHz und 3.73 GHz (Modell Nummern 5020-5080). Einige Modelle haben 667 MT/s FSB, und andere haben 1066 MT/s FSB. Dempsey hat 4 Mb des L2 Geheimen Lagers (2 Mb pro Kern). Ein Mittleres Stromspannungsmodell, an 3.2 GHz und 1066 MT/s FSB (Modell Nummer 5063), ist auch veröffentlicht worden. Dempsey führt auch eine neue Schnittstelle für Verarbeiter von Xeon ein: LGA 771, auch bekannt als Steckdose J. Dempsey war der erste Kern von Xeon in einer langen Zeit, um mit seinen mit Sitz in Opteron Kollegen etwas konkurrenzfähig zu sein, obwohl er keine entscheidende Leitung in keiner Leistung metrisch fordern konnte - der auf seinen Nachfolger, Woodcrest würde warten müssen.

Pentium M (Yonah) hat Xeon gestützt

LV (ULV), "Sossaman"

Am 14. März 2006 hat Intel einen Doppelkernverarbeiter codenamed Sossaman veröffentlicht und hat als Xeon LV (niedrige Stromspannung) gebrandmarkt. Nachher eine ULV Version (extreme niedrige Stromspannung) wurde veröffentlicht. Der Sossaman war ein low-/ultra-low-power und doppelter Verarbeiter fähige Zentraleinheit (wie AMD Viererkabel-FX), gestützt auf dem "Yonah" Verarbeiter, für die ultradichte Nichtverbraucherumgebung (d. h. hat am Klinge-Server ins Visier genommen und hat Märkte eingebettet), und wurde an einer Thermaldesignmacht (TDP) von 31 W abgeschätzt (LV: 1.66 GHz, 2 GHz und 2.16 GHz) und 15 W (ULV: 1.66 GHz). Als solcher hat es die meisten dieselben Eigenschaften wie früherer Xeons unterstützt: Virtualisierungstechnologie, 667 MT/s Vorderseitenbus und Doppelkernverarbeitung, aber haben 64-Bit-Operationen nicht unterstützt, konnten 64-Bit-Server-Software wie Microsoft Exchange Server 2007 so nicht führen, und wurden deshalb auf 16 GB des Gedächtnisses beschränkt. Ein geplanter Nachfolger, codenamed "Merom Abgeordneter" sollte eine Störsignal-Steigung sein, um mit Sitz in Sossaman Servern zu ermöglichen, zu 64-Bit-Fähigkeit zu befördern. Jedoch wurde das zu Gunsten von Versionen der niedrigen Stromspannung des Verarbeiters von Woodcrest LV aufgegeben, Sossaman an einer Sackgasse ohne Steigungspfad verlassend.

Kernbasierter Xeon

Doppelkern

3000 Reihe "Conroe"

Die 3000 Reihen, codenamed Conroe (Produktcode 80557) Doppelkern Xeon hat Zentraleinheit (gebrandmarkt), die am Ende des Septembers 2006 veröffentlicht ist, waren der erste Xeon für die Operation der einzelnen Zentraleinheit. Derselbe Verarbeiter wird wie 2 Kernduett oder als Pentium Dual-Core gebrandmarkt, und Celeron, mit dem Verändern von Eigenschaften hat unbrauchbar gemacht.

Sie verwenden LGA 775 (Steckdose T), funktionieren auf einem 1066-MHz-Vorderseite-Bus, unterstützen Erhöhten Intel Speedstep Technology und Intel Virtualization Technology, aber unterstützen das Hypereinfädeln nicht. Conroe Verarbeiter mit einer Zahl, die in "5" endet, haben 1333 MT/s FSB.

  • Mit einem Stern gekennzeichnete Modelle sind in der Datenbank von Intel nicht da

3100 Reihe "Wolfdale"

Die 3100 Reihen, codenamed Wolfdale (Produktcode 80570) Doppelkern Xeon hat Zentraleinheit (gebrandmarkt), waren gerade eine wiedergebrandmarkte Version des 2 Hauptströmungskernduetts von Intel E7000/E8000 und Doppelkern von Pentium E5000 Verarbeiter, denselben 45 Nm-Prozess und 6 Mb des L2 geheimen Lagers zeigend. Verschieden von den meisten Verarbeitern von Xeon unterstützen sie nur Operation der einzelnen Zentraleinheit. Sie verwenden LGA 775 (Steckdose T), funktionieren auf einem 1333-MHz-Vorderseite-Bus, unterstützen Erhöhten Intel Speedstep Technology und Intel Virtualization Technology, aber unterstützen das Hypereinfädeln nicht.

5100 Reihe "Woodcrest"

Am 26. Juni 2006 hat Intel die Doppelkernzentraleinheit veröffentlicht (Xeon hat 5100 Reihen gebrandmarkt) codenamed Woodcrest (Produktcode 80556); es war der erste auf dem Markt zu startende Mikroarchitektur-Verarbeiter von Intel Core. Es ist ein Server und Arbeitsplatz-Version des Verarbeiters von Intel Core 2. Intel behauptet, dass er eine 80-%-Zunahme in der Leistung zur Verfügung stellt, während er Macht-Verbrauch durch 20 % hinsichtlich des Pentiums D reduziert.

Die meisten Modelle haben 1333 MT/s FSB, abgesehen von den 5110 und 5120, die 1066 MT/s FSB haben. Der schnellste Verarbeiter (5160) funktioniert an 3.0 GHz. Alle Woodcrests verwenden LGA 771, und alle außer zwei Modellen haben einen TDP von 65 W. Die 5160 haben einen TDP von 80 W, und 5148LV (2.33 GHz) hat einen TDP von 40 W. Die vorherige Generation Xeons hatte einen TDP von 130 W. Alle Modelle unterstützen Intel 64 (die x86-64 Durchführung von Intel), der XD, hat und Virtualisierungstechnologie, mit der "Nachfrage Basierte Umschaltende" Macht-Verwaltungsauswahl nur auf Doppelkernxeon 5140 oder oben gebissen. Woodcrest hat 4 Mb des geteilten L2 Geheimen Lagers.

5200 Reihe "Wolfdale-DP"

Am 11. November 2007 hat Intel die Doppelkernzentraleinheit veröffentlicht (Xeon hat 5200 Reihen gebrandmarkt) codenamed Wolfdale-DP (Produktcode 80573). Darauf wird auf einem 45 Nm-Prozess wie das 2 Tischkernduett und Xeon-SP Wolfdale gebaut, Intel 64 (die x86-64 Durchführung von Intel) zeigend, der XD, hat und Virtualisierungstechnologie gebissen. Es ist unklar, ob die "Nachfrage Basierte Schaltung" Macht-Management auf dem L5238 verfügbar ist. Wolfdale hat 6 Mb des geteilten L2 Geheimen Lagers.

7200 Reihe "Tigerton"

Die 7200 Reihen, codenamed Tigerton (Produktcode 80564) ist ein Abgeordneter-fähiger Verarbeiter, der den 7300 Reihen ähnlich ist, aber, im Gegensatz, ist nur ein Kern auf jedem Siliziumchip aktiv, und der andere wird (blockiert) abgedreht, als ein fähiger Doppelkernverarbeiter resultierend.

http://www.theregister.co.uk/2006/10/23/intel_shows_tigerton/

http://www.engadget.com/2006/10/23/intel-previews-quad-core-xeon-tigerton-server-processor/http://theinquirer.net/default.aspx?article=38970

http://download.intel.com/design/xeon/datashts/318080.pdf

Viererkabelkern- und Mehrkernxeon

3200 Reihe "Kentsfield"

Intel hat wiederetikettierte Versionen seines Viererkabelkerns (2x2) 2 Kernviererkabelverarbeiter als die 3200 Reihe von Xeon (Produktcode 80562) am 7. Januar 2007 veröffentlicht. 2x2 hat "Viererkabelkern" (Doppel-sterben Doppelkern), zwei getrennten Doppelkern umfasst sterben neben einander in einem Zentraleinheitspaket. Die Modelle sind der X3210, X3220 und X3230, an 2.13 GHz, 2.4 GHz und 2.66 GHz beziehungsweise laufend. Wie die 3000 Reihe unterstützen diese Modelle nur Operation der einzelnen Zentraleinheit und funktionieren auf einem 1066-MHz-Vorderseite-Bus. Es wird am "Klinge"-Markt ins Visier genommen. Der X3220 wird auch gebrandmarkt und als Core2 Viererkabel Q6600, der X3230 als Q6700 verkauft.

3300 Reihe "Yorkfield"

Intel hat wiederetikettierte Versionen seiner 2 Viererkabelkernkernviererkabelyorkfield Q9400 und Q9x50 Verarbeiter als die 3300 Reihe von Xeon (Produktcode 80569) veröffentlicht. Es hat zwei getrennten Doppelkern umfasst stirbt neben einander in einem Zentraleinheitspaket und verfertigt in einem 45 Nm-Prozess. Die Modelle sind der X3320, X3350, X3360, X3370 und X3380, an 2.50 GHz, 2.66 GHz, 2.83 GHz, 3.0 GHz und 3.16 GHz beziehungsweise laufend. Das L2 geheime Lager ist vereinigte 6 Mb pro sterben (abgesehen vom X3320 mit einem L2 kleineren geheimen 3-Mb-Lager pro sterben), und ein Vorderseite-Bus von 1333 MHz. Alle Modelle zeigen Intel 64 (die x86-64 Durchführung von Intel), der XD, hat und Virtualisierungstechnologie, sowie "Nachfrage Basierte Schaltung" gebissen.

Die YORKFIELD-KL-. (Produktcode 80584) die Variante dieser Verarbeiter ist X3323, X3353 und X3363, ein reduzierter TDP 80W und wird für die einzelne Zentraleinheit LGA 771 Systeme statt LGA 775 gemacht, der in allen anderen Verarbeitern von Yorkfield verwendet wird. Sonst sind sie zu ihren Kollegen von Yorkfield identisch.

5300 Reihe "Clovertown"

Ein Viererkabelkern (2x2) Nachfolger von Woodcrest für das DP Segment, aus zwei Doppelkernwoodcrest bestehend, steuert in ein Paket ähnlich zum Doppelkernpentium D gebrandmarkte Zentraleinheiten (zwei Einleiterchips) oder Viererkabelkernkentsfield bei. Alle Clovertowns verwenden den LGA 771 Paket. Der Clovertown ist gewöhnlich mit zwei Woodcrest durchgeführt worden stirbt auf einem Mehrspan-Modul, mit 8 Mb des L2 geheimen Lagers (sterben 4 Mb pro). Wie Woodcrest verwenden niedrigere Modelle 1066 MT/s FSB, und höhere Modelle verwenden 1333 MT/s FSB. Intel hat Clovertown, Produktcode 80563, am 14. November 2006 mit Modellen E5310, E5320, E5335, E5345 und X5355 im Intervall von 1.6 GHz zu 2.66 GHz befreit. Die ganze Musterunterstützung: MMX, SSE, SSE2, SSE3, SSSE3, Intel 64, hat XD gebissen (ein NX hat Durchführung gebissen), Intel VT. Der E und die X Benennungen werden vom 2 Kernmusterzählen-Schema von Intel geliehen; ein Ende-0 bezieht 1066 MT/s FSB ein, und ein Ende-5 bezieht 1333 MT/s FSB ein. Alle Modelle haben einen TDP von 80 W mit Ausnahme vom X5355, der einen TDP von 120 W hat. Eine Version der niedrigen Stromspannung von Clovertown mit einem TDP von 50 W hat ein Modell Nummern L5310, L5320 und L5335 (1.6 GHz, 1.86 GHz und 2.0 GHz beziehungsweise). Die 3.0 GHz X5365 sind im Juli 2007 angekommen, und sind verfügbar im Apple Mac Pro http://www.apple.com/macpro am 4. April 2007.http://tgdaily.com/2006/09/26/intel_core_2_quad_announcement/ geworden Der X5365 leistet bis zu ungefähr 38 GFLOPS im LINPACK-Abrisspunkt.

http://www.intel.com/performance/server/xeon/hpcapp.htm

5400 Reihe "Harpertown"

Am 11. November 2007 hat Intel mit Sitz in Yorkfield Xeons präsentiert - hat Harpertown genannt (Produktcode 80574) - zu public.http://download.intel.com/design/xeon/datashts/318589.pdf Dieser Familie besteht aus Doppel-sterben Viererkabelkernzentraleinheiten, die auf einem 45 Nm-Prozess und Aufmachung 1066 MHz, 1333 MHz, 1600-MHz-Vorderseite-Bussen mit TDP verfertigt sind, der von 40 W bis 150 W abhängig vom Modell abgeschätzt ist. Diese Verarbeiter fügen den LGA 771 Paket ein. Alle Modelle zeigen Intel 64 (die x86-64 Durchführung von Intel), der XD, hat und Virtualisierungstechnologie gebissen. Alle außer dem E5405 und L5408 zeigen auch Nachfrage Basierte Schaltung.

Der ergänzende Charakter vor der Musterzahl vertritt die Thermalschätzung: Ein L zeichnet einen TDP von 40 W oder 50 W, ein E zeichnet 80 W, wohingegen ein X 120 W TDP oder oben ist. Die Geschwindigkeit von 3.00 GHz kommt als vier Modelle, zwei Modelle mit 80 W TDP zwei andere Modelle mit 120 W TDP mit 1333-mHz- oder 1600-MHz-Vorderseite-Bus beziehungsweise. Schnellster Harpertown ist der X5492, dessen TDP von 150 W höher ist als diejenigen des mit Sitz in Prescott Xeon DP, aber doppelt so viele Kerne habend. (Der X5482 wird auch unter dem Namen "Äußerste 2 Kern-QX9775" für den Gebrauch im System von Intel SkullTrail verkauft.)

Vorderseite-Busverarbeiter von Xeon von Intel 1600 MHz werden in Intel 5400 (Seaburg) chipset hereinschauen, wohingegen mehrere mainboards Aufmachung von Intel 5000/5200-chipset ermöglicht werden, die Verarbeiter mit einer 1333-MHz-Vorderseite-Busgeschwindigkeit zu führen. Seaburg zeigt Unterstützung für Doppelablagefächer und bis zu 128 GB des Gedächtnisses.

7300 Reihe "Tigerton"

Die 7300 Reihen, codenamed Tigerton (Produktcode 80565) ist ein vier-Steckdosen-(paketiert in der Steckdose 604) und fähigerer Viererkabelkernverarbeiter, aus Core2 zwei Doppelkernarchitektur-Siliziumchips auf einem einzelnen keramischen Modul bestehend, das dem Xeon von Intel 5300 Reihen Verarbeiter-Module von Clovertown ähnlich ist.

Die 7300 Reihen verwenden die Caneland (Clarksboro) Plattform von Intel.

Intel fordert die 7300 Reihen, die Xeons mehr anbieten als zweimal die Leistung pro Watt als die vorherige Generation von Intel 7100 Reihen. Caneland chipset der 7300 Reihe stellt einen Punkt zur Verfügung, um Schnittstelle anzuspitzen, die die volle Vorderseitenbusbandbreite pro Verarbeiter erlaubt.

7xxx wird Reihe auf den großen Server-Markt gerichtet, Konfigurationen von bis zu 32 Zentraleinheiten pro Gastgeber unterstützend.

7400 Reihe "Dunnington"

Dunnington - die letzte Zentraleinheit der Generation von Penryn und des ersten Mehrkerns von Intel (oben zwei) stirbt - zeigt eine Single - sterben sechs - (oder hexa-) Kerndesign mit drei hat L2 geheime 3-Mb-Lager vereinigt (drei ähnelnd hat sich verschmolzen 45 nm Doppelkernwolfdale stirbt), und L1 geheimes 96-Kilobyte-Lager (Daten) und 16 Mb des L3 geheimen Lagers. Es zeigt 1066-MHz-FSB, baut die mPGA604 Steckdose von Tigerton ein, und ist mit sowohl Intel Caneland als auch IBM X4 chipsets vereinbar. Diese Verarbeiter unterstützen DDR2-1066 (533 MHz), und haben einen maximalen TDP unter 130 W. Sie sind für Klingen und andere aufgeschoberte Computersysteme beabsichtigt. Verfügbarkeit hat für die zweite Hälfte von 2008 auf dem Plan gestanden. Ihm wurde kurz durch die Mikroarchitektur von Nehalem gefolgt.

Bekannt gegeben am 15. September 2008. Verbindung von Intel

Mit Sitz in Nehalem Xeon

3400 Reihe "Lynnfield"

Auf Lynnfield gestützte Verarbeiter der 3400 Reihe von Xeon schließen die Lücke zwischen "den Yorkfield" vorherigen 3300-Reihen-Verarbeitern und der neueren 3500 Reihe "Bloomfield". Wie Bloomfield sind sie Viererkabelkernverarbeiter des einzelnen Pakets, die auf der Mikroarchitektur von Nehalem gestützt sind, aber wurden fast ein Jahr später im September 2009 eingeführt. Dieselben Verarbeiter werden für den des mittleren Bereichs zu Tischsystemen des hohen Endes als Kern i5 und Kern i7 auf den Markt gebracht. Sie haben zwei einheitliche Speicherkanäle sowie PCI Ausdrückliche und Direkte Mediaschnittstelle-Verbindungen, aber keine Schnittstelle von QuickPath.

3400 Reihe "Clarkdale"

Am niedrigen Ende der 3400 Reihe ist nicht Lynnfield, aber ein Verarbeiter von Clarkdale, der auch im Kern i3-500 und Kern i5-600 Verarbeiter sowie Celeron G1000 und G6000 Reihe von Pentium verwendet wird. Ein einzelnes Modell wurde im März 2010, Xeon L3406 veröffentlicht. Im Vergleich zu allen anderen mit Sitz in Clarkdale Produkten unterstützt dieser integrierte Grafik nicht, aber hat eine viel niedrigere Thermaldesignmacht von gerade 30 W. Im Vergleich zum mit Sitz in Lynnfield Xeon 3400 Modelle bietet es nur zwei Kerne an.

3500 Reihe "Bloomfield"

Bloomfield ist der codename für den Nachfolger der Xeon Kernmikroarchitektur, basiert auf der Mikroarchitektur von Nehalem und verwendet dieselben 45 nm Produktionsmethoden wie der Penryn von Intel. Der erste mit der Architektur von Nehalem veröffentlichte Verarbeiter ist Tischintel Core i7, der im November 2008 befreit wurde. Das ist die Server-Version für einzelne Zentraleinheitssysteme.

Das ist eine einzelne Steckdose Verarbeiter von Intel Xeon.

Die Leistungsverbesserungen über vorherige Verarbeiter von Xeon basieren hauptsächlich auf:

  • Einheitlicher Speicherkontrolleur, der drei Speicherkanäle von DDR3 UDIMM (Ungepuffert) oder RDIMM (Eingetragener) unterstützt
  • Ein neuer Punkt-zu-Punkt-Verarbeiter verbindet QuickPath miteinander, den Vermächtnis-Vorderseitenbus ersetzend
  • Gleichzeitige Nebenläufigkeit durch vielfache Kerne und (2x pro Kern) hypereinfädelnd.

5500 Reihe "Gainestown"

Gainestown oder Nehalem-EP, der Nachfolger der Xeon Kernmikroarchitektur, basieren auf der Mikroarchitektur von Nehalem und verwenden dieselben 45 nm Produktionsmethoden wie der Penryn von Intel. Der erste mit der Mikroarchitektur von Nehalem veröffentlichte Verarbeiter ist Tischintel Core i7, der im November 2008 befreit wurde. Server-Verarbeiter von Xeon 55xx Reihe wurden zuerst Prüfern im Dezember 2008 geliefert.

Die Leistungsverbesserungen über vorherige Verarbeiter von Xeon basieren hauptsächlich auf:
  • Einheitlicher Speicherkontrolleur, der drei Speicherkanäle von DDR3 SDRAM unterstützt.
  • Ein neuer Punkt-zu-Punkt-Verarbeiter verbindet QuickPath miteinander, den Vermächtnis-Vorderseitenbus ersetzend. Gainestown hat zwei Schnittstellen von QuickPath.
  • Das Hypereinfädeln (2x pro Kern, das Starten von 5518), der bereits in Vorkernduett-Verarbeitern da gewesen ist.

C3500/C5500-series "Jaspis-Wald"

Jaspis-Wald ist ein mit Sitz in Nehalem eingebetteter Verarbeiter mit PCI-Schnellzug-Verbindungen auf - sterben Kernzählungen von 1 bis 4 Kernen und Macht-Umschlägen von 23 bis 85 Watt.

Die Uni-Verarbeiter-Version ohne QPI kommt als LC35xx und EC35xx, während die Doppelverarbeiter-Version als LC55xx und EC55xx verkauft wird und QPI für die Kommunikation zwischen den Verarbeitern verwendet. Beide Versionen verwenden eine DMI-Verbindung, um mit den 3420 zu kommunizieren, der auch in den 3400-Reihen-Verarbeitern von Lynfield Xeon verwendet wird, aber verwenden Sie ein LGA 1366-Paket, das für Verarbeiter mit QPI, aber keinem DMI oder PCI-Schnellzug-Verbindungen sonst verwendet wird. Der CPUID Code sowohl des Waldes von Lynnfield als auch Jasper ist 106Ex, d. h. Familie 6, Modell 30.

Der Celeron P1053 gehört in dieselbe Familie wie die LC35xx Reihe, aber hat an einigen RAS-Eigenschaften Mangel, die in der Version von Xeon da sind.

3600/5600series "Gulftown"

Gulftown oder Westmere-EP, ein mit Sitz in Westmere nm 32 Sechs-Kerne-Verarbeiter, sind die Basis für Xeon 36xx und 56xx Reihe und der Kern i7-980X. Es ist im ersten Viertel von 2010 losgefahren. Die 36xx-Reihe folgt der 35xx-Reihe Uni-Verarbeiter-Modell von Bloomfield, während die 56xx-Reihe der 55xx-Reihe Doppelverarbeiter-Modell von Gainestown folgt und beide ihren Vorgängern vereinbare Steckdose sind.

6500/7500series "Beckton"

Beckton oder Nehalem-EX (Erweiterbarer Server-Markt) sind ein mit Sitz in Nehalem Verarbeiter mit bis zu acht Kernen und Gebrauch, der innerhalb des chipset puffert, um bis zu 16 Standard DDR3 DIMMS pro Zentraleinheitssteckdose zu unterstützen, ohne den Gebrauch von FB-DIMMS zu verlangen. Verschieden von allen vorherigen Xeon Abgeordneter-Verarbeitern, verwendet NEHALEM-AB das neue LGA 1567-Paket, die Steckdose 604 verwendete in den vorherigen Modellen, bis zu Xeon 7400 "Dunnington" ersetzend. 75xx haben Modelle vier Schnittstellen von QuickPath, so kann es in bis zu Acht-Steckdosen-Konfigurationen verwendet werden, während 65xx Modelle nur für bis zu zwei Steckdosen sind. Entworfen von Digital Enterprise Group (DEG) Santa Clara und Designmannschaften von Hudson wird Beckton auf dem P1266 (45 nm) Technologie verfertigt. Sein Start ist im März 2010 mit diesem seines direkten Mitbewerbers, der Opteron von AMD 6xxx "Magny-Cours" zusammengefallen.

Die meisten Modelle beschränken die Zahl von Kernen und QPI-Verbindungen sowie der L3 Größe des Geheimen Lagers, um eine breitere Auswahl an Produkten aus dem einzelnen Span-Design zu bekommen.

E7-x8xx-series "WESTMERE-AB"

WESTMERE-AB ist das später folgende zu Beckton/Nehalem-EX und erstem Intel Chip, um zehn Zentraleinheitskerne zu haben. Die Mikroarchitektur ist dasselbe als im Gulftown/Westmere-EP Sechs-Kerne-Verarbeiter, aber es verwendet das LGA 1567-Paket wie Beckton, um bis zu acht Steckdosen zu unterstützen.

Mit WESTMERE-AB anfangend, hat das Namengeben-Schema Änderungen wieder mit "E7-xxxx", der jetzt die Linie des hohen Endes von Verarbeitern von Xeon mit einem Paket bedeutet, das größer unterstützt als Zwei-Zentraleinheiten-Konfigurationen, früher 7xxx Reihe. Ähnlich 3xxx uniprocessor und 5xxx hat sich Doppelverarbeiter-Reihe in E3-xxxx und E5-xxxx beziehungsweise für spätere Verarbeiter verwandelt.

Sandy-Bridge-Based Xeon

E3-12xx-series "die Sandy Bridge"

Die Xeon E3-12xx Linie von Verarbeitern, eingeführt im April 2011, verwendet die Chips der Sandy Bridge, die auch die Basis für den Kern i3/i5/i7-2xxx sind und Celeron/Pentium Gxxx Produkte mit derselben LGA 1155-Steckdose, aber mit einem verschiedenen Satz von Eigenschaften unbrauchbar gemacht haben. Namentlich schließen die Varianten von Xeon Unterstützung für das ECC Gedächtnis, VT-d und die Vertraute Ausführung ein, die auf den Verbrauchermodellen nicht da sind, während nur einige Xeon E3 den einheitlichen GPU ermöglichen, der auf der Sandy Bridge da ist. Wie seine Vorgänger der 3400 Reihe von Xeon unterstützt Xeon E3 nur Operation mit einer einzelnen Zentraleinheitssteckdose und wird an Einstufungsarbeitsplätzen und Servern ins Visier genommen. Der CPUID dieses Verarbeiters ist 0206A7h, der Produktcode ist 80623.

E5-16xx/26xx-series "die Sandy Bridge-EP"

Die Xeon E5-16xx Verarbeiter folgen vorherigem Xeon 3500/3600series Produkte als die Plattform der einzelnen Steckdose des hohen Endes mit dem LGA mit diesem Verarbeiter eingeführten 2011-Paket. Sie teilen die Plattform der Sandy Bridge-E mit dem Kern der einzelnen Steckdose i7-3xxx Verarbeiter. Die Zentraleinheitschips haben nicht integrierten GPU, aber acht Zentraleinheitskerne, von denen einige in den Einstufungsprodukten arbeitsunfähig sind. Die Xeon E5-26xx Linie hat dieselben Eigenschaften sondern auch ermöglicht Mehrsteckdose-Operation wie die frühere 5000 Reihe von Xeon und Verarbeiter der 7000 Reihe von Xeon.

Zukünftige Versionen

Xeon zukünftige auf den Mikroarchitekturen der Sandy Bridge und Ivy Bridge gestützte Verarbeiter werden im Laufe 2011 auftauchen, und 2012, um den Nehalem/Westmere zu ersetzen, hat Produkte gestützt.

Supercomputer

Supercomputer haben auf Verarbeitern von Xeon gestützt, die in den zehn gewesen sind, die der Top500 schnellsten Supercomputer in der Welt erst sind:

  • Nach Steigungen von Pentium Pro zu Xeon hat Roter ASCI seinen #1 Punkt 1999 mit einer Geschwindigkeit von 2.4 TFLOPS zurückgefordert.
  • Ein System von Intel Xeon an SGI in Chippewa-Fällen, Wisconsin. Maschine: SGI Altix KÜHLEN 8200 System mit Clovertown 3584 Viererkabelkernverarbeitern an 3.0 GHz und Verbindung von InfiniBand MIT EIS. Dieser Supercomputer wurde im dritten Platz im November 2007 vor den schnellsten Supercomputern von Itanium und Opteron-based, aber hinter zwei mit Sitz in PowerPC Blauen Gensystemen verzeichnet, die in Rochester, Minnesota gebaut sind.
  • Ein chinesischer Tianhe-IA hat einen Mischxeon-nVIDIA GPGPU Konfiguration verwendet und hat 1. Platz auf dem TOP500 erreicht, bis durch den japanischen K Computer eingeholt zu werden

Xeon Verarbeiter-basierte Systeme in den 20 ersten schnellsten Systemen durch die Speicherbandbreite, wie gemessen, durch den STROM-Abrisspunkt:

  • Intel Xeon virtuelles SMP System der Vielseitige SMP von stärkendem ScaleMP (vSMP) Architektur mit 128 Kernen und 1TB RAM. Dieses System Anhäufungen 16 Plattform von Stoakley (Seaburg chipset) Systeme mit der Summe von 32 Verarbeitern von Harpertown.

Siehe auch

  • Liste von Mikroprozessoren von Intel Xeon
  • Liste von zukünftigen Mikroprozessoren von Intel
  • Liste von Mikroprozessoren von Intel

Links


Pangasinan (Begriffserklärung) / M.U.L.E.
Impressum & Datenschutz